CHW

IDF: Emulador de memoria cache

Hasta 1GB por nucleo

PUBLICIDAD

Uno de los stands mas interesantes que vimos en el pabellon de desarrollo e investigacion de Intel, es el de un equipo concentrado en lograr un simulador de memoria cache para procesadores multinucleos.

Mediante una placa logica con controladores de memoria cache, y memoria RAM simulando ser memoria del mismo tipo, se pueden emular latencias y tamaños de memoria cache de hasta 1GB. Esta placa logica va conectada de forma poco ortodoxa pero doblemente entretenida en un socket de procesador. En el pasado el calculo de cantidades de memoria necesitados por lo procesadores era de forma sintetica, y luego para hacer pruebas de vida real debian fabricar el procesador y probarlo fisicamente. Con este sistema se pueden emular diversos nucleos de procesadores y luego fijar distintas configuraciones de memoria cache por nucleo para correr baterias de tests reales.

Tags

Lo Último